1200字范文,内容丰富有趣,写作的好帮手!
1200字范文 > 像素阵列基板的制作方法

像素阵列基板的制作方法

时间:2021-02-07 03:17:35

相关推荐

像素阵列基板的制作方法

本发明涉及一种像素阵列基板。

背景技术:

显示面板的应用日益广泛,举凡家用的视听娱乐、公共场合的信息显示看板、电竞用的显示器及便携式电子产品都可见其踪迹。便携式电子产品(例如:智能手机)为例,近期来,为使显示面板具有高屏占比,制造商将镜头设置于显示面板的显示区中,以使显示面板的一侧无需设置边框区。

从使用者的角度来看,镜头是被显示用的多个像素包围。为使镜头的相对两侧的多个像素能够彼此电性连接,设置于镜头周围的多条数据线需绕过镜头。然而,当显示面板的分辨率提高时,设置于镜头周围的多条数据线的数量也势必增加,造成设置镜头的边框的宽度无法缩减,影响显示面板的视效(视觉效果)。

技术实现要素:

本发明提供一种像素阵列基板,使用所述像素阵列基板制作的显示面板的视效佳。

本发明的一种像素阵列基板,包括基板、多个像素、多条扫描线及多条数据线。基板具有透视窗、线路区及主动区。线路区位于透视窗的周围,而线路区位于主动区与透视窗之间。多个像素设置于主动区。多个像素的每一个包括主动元件和电性连接至主动元件的像素电极。多条扫描线及多条数据线电性连接至多个像素。多条数据线的每一条具有一非直线部,设置于线路区。多条数据线的多个非直线部在第一方向上排列,而透视窗具有在第一方向上延伸的第一中心轴。多个像素包括第一像素组及第二像素组,分别设置于第一中心轴的第一侧及第一中心轴的第二侧。第一像素组的多个像素的多个主动元件分别电性连接至位于第一中心轴的第一侧的多条扫描线。第二像素组的多个像素的多个主动元件分别电性连接至位于第一中心轴的第二侧的多条扫描线。第一像素组的多个像素的多个主动元件与第二像素组的多个像素的多个主动元件电性连接至同一数据线的非直线部。

为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合说明书附图作详细说明如下。

附图说明

图1为本发明一实施例的显示面板10的俯视示意图。

图2为本发明第一实施例的像素阵列基板100的局部r的放大示意图。

图3为本发明一实施例的显示面板10的剖面示意图。

图4为本发明第二实施例的像素阵列基板100a的局部r的放大示意图。

图5为本发明第三实施例的像素阵列基板100b的局部r的放大示意图。

图6为本发明第四实施例的像素阵列基板100c的局部r的放大示意图。

图7为本发明另一实施例的显示面板10’的剖面示意图。

附图标记说明:

10、10’:显示面板

100、100a~100c:像素阵列基板

110:基板

110a:透视窗

110a-1:边缘

110b:线路区

110c:主动区

112:透光材料部

120:对向基板

130:框胶

140:遮光图案

150:显示介质

d:漏极

dl、dl1~dl4:数据线

dl-a:非直线部

d1:第一方向

d2:第二方向

e:像素电极

g:栅极

gl、gl1~gl2:扫描线

gp1:第一像素组

gp2:第二像素组

px、px1~px6:像素

r:局部

rs1~rs4:重复结构

s:源极

s1:第一侧

s2:第二侧

t:主动元件

w:宽度

x1:第一中心轴

x2:第二中心轴

ι-ι’:剖线

具体实施方式

现将详细地参考本发明的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。

应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电性连接。再者,“电性连接”或“耦合”可为二元件间存在其它元件。

本文使用的“约”、“近似”、或“实质上”包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,“约”可以表示在所述值的一个或多个标准偏差内,或±30%、±20%、±10%、±5%内。再者,本文使用的“约”、“近似”或“实质上”可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。

除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本发明的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。

图1为本发明一实施例的显示面板10的俯视示意图。

图2为本发明第一实施例的像素阵列基板100的局部r的放大示意图。图2的像素阵列基板100的局部r对应图1的显示面板10的局部r。

须说明的是,图1绘出图2的像素阵列基板100的透视窗110a、线路区110b及主动区110c;像素阵列基板100的其它构件的尺寸小且精细,为清楚表达起见,将图1省略的像素阵列基板100的其它构件绘于放大的图2。

图3为本发明一实施例的显示面板10的剖面示意图。图3对应图1及图2的剖线ι-ι’。

请参照图1、图2及图3,显示面板10包括像素阵列基板100、对向基板120及设置于像素阵列基板100与对向基板120之间的显示介质(未示出)。举例而言,在本实施例中,显示介质可以是液晶。然而,本发明不限于此,根据其它实施例,显示介质也可以是有机电致发光层或其它材料。

请参照图2及图3,像素阵列基板100包括基板110。基板110具有透视窗110a、线路区110b及主动区110c。线路区110b位于透视窗110a的周围,且线路区110b位于主动区110c与透视窗110a之间。

举例而言,在本实施例中,透视窗110a可以是基板110的一贯孔,而贯孔内或贯孔下用以设置一电子元件(未示出)。所述电子元件可以是镜头、听筒或其它元件。在本实施例中,对向基板120上可选择性地设有遮光图案140,以遮蔽设置于像素阵列基板100的线路区110b上的不透光构件(例如但不限于:数据线dl的非直线部dl-a)。此外,在本实施例中,遮光图案140与像素阵列基板100的线路区110b之间可选择性地设有框胶(sealant)130,以防止形成本实施例的透视窗110a(例如:贯孔)时,显示介质(未示出)外漏,但本发明不以此为限。

请参照图2,像素阵列基板100包括多个像素px,设置于主动区110c。每一像素px包括主动元件t和电性连接至主动元件t的像素电极e。具体而言,在本实施例中,主动元件t包括薄膜晶体管,具有源极s、漏极d、栅极g及半导体图案(未示出);栅极g及所述半导体图案之间设有闸绝缘层(未示出);源极s和漏极d分别与所述半导体图案的不同两区电性连接;像素电极e与漏极d电性连接。

像素阵列基板100包括多条数据线dl及多条扫描线gl。多条数据线dl在第一方向d1上排列。多条扫描线gl在第二方向d2上排列。第一方向d1与第二方向d2可交错。多条数据线dl及多条扫描线gl电性连接至多个像素px。具体而言,在本实施例中,每一像素px的薄膜晶体管t的源极s电性连接至对应的一条数据线dl,且每一像素px的薄膜晶体管t的栅极g电性连接至对应的一条扫描线gl。

设置于透视窗110a周围的每一数据线dl具有一非直线部dl-a,非直线部dl-a设置于线路区110b。也就是说,设置于透视窗110a旁的每一数据线dl的非直线部dl-a是绕过透视窗110a。在本实施例中,多条数据线dl的多个非直线部dl-a大致上可沿着透视窗110a的边缘110a-1延伸。举例而言,在本实施例中,透视窗110a可呈圆形,而绕过透视窗110a的多条数据线dl的多个非直线部dl-a可包括多条弧线。然而,本发明不以此为限,根据其它实施例,多个非直线部dl-a也可包括其它形状的线段,例如但不限于:阶梯状线段。

设置于透视窗110a周围的多条数据线dl的多个非直线部dl-a在第一方向d1上排列。透视窗110a具有在第一方向d1上延伸的第一中心轴x1。在本实施例中,第一中心轴x1可以是通过透视窗110a的几何中心,且重合于第一方向d1的一第一拟直线。透视窗110a还具有第二中心轴x2。在本实施例中,第二中心轴x2可以是通过透视窗110a的几何中心且与第一中心轴x1垂直的一第二拟直线。举例而言,在本实施例中,设置于透视窗110a周围的多条数据线dl的多个非直线部dl-a可以对第二中心轴x2呈对称分布,但本发明不以此为限。

多个像素px包括第一像素组gp1及第二像素组gp2,分别设置于透视窗110a的第一中心轴x1的第一侧s1及第一中心轴x1的第二侧s2。第一像素组gp1的多个像素px的多个主动元件t分别电性连接至位于第一中心轴x1的第一侧s1的多条扫描线gl。第二像素组gp2的多个像素px的多个主动元件t分别电性连接至位于第一中心轴x1的第二侧s2的多条扫描线gl。第一像素组gp1的多个像素px的多个主动元件t与第二像素组gp2的多个像素px的多个主动元件t是电性连接至同一数据线dl的非直线部dl-a。

也就是说,分别位于透视窗110a相对两侧的第一像素组gp1的多个像素px及第二像素组gp2的多个像素px是共用同一条数据线dl。请参照图1、图2及图3,借此,设置于线路区110b的多条数据线dl的非直线部dl-a的数量会减少,而能降低用以遮蔽多个非直线部dl-a的遮光图案140的宽度w。由使用者看来,透视窗110a的边框的宽度w窄,而显示面板10的视效佳且屏占比高。

请参照图2,在本实施例中,多个像素px、多条扫描线gl及多个数据线dl包括多个重复结构rs1。每一重复结构rs1包括两条扫描线gl1、gl2、一条数据线dl以及分别位于数据线dl不同两侧的多个像素px,每一重复结构rs1的多个像素px的多个主动元件t电性连接至同一数据线dl,且同一重复结构rs1的多个像素px的多个主动元件t分别电性连接至两条扫描线gl1、gl2。

在本实施例中,第一像素组gp1的多个像素px可以是位于第一中心轴x1的第一侧s1的一个重复结构rs1的所述多个像素px,且第二像素组gp2的多个像素px可以是位于第一中心轴x1的第二侧s2的一个重复结构rs1的所述多个像素px,但本发明不以此为限。

在此必须说明的是,下述实施例沿用前述实施例的元件标号与部分内容,其中采用相同的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,下述实施例不再重复赘述。

图4为本发明第二实施例的像素阵列基板100a的局部r的放大示意图。图4的像素阵列基板100a的局部r对应图1的显示面板10的局部r。

图4的像素阵列基板100a与图1的像素阵列基板100类似,两者的差异在于:图4的像素阵列基板100a的重复结构rs2与图1的像素阵列基板100的重复结构rs1不同。

请参照图4,具体而言,在本实施例中,多个像素px、多条扫描线gl及多个数据线dl包括多个重复结构rs2。每一重复结构rs2包括第一扫描线gl1、第二扫描线gl2、第一数据线dl1、第二数据线dl2及第三数据线dl3、第一像素px1、第二像素px2、第三像素px3和第四像素px4。第一数据线dl1、第二数据线dl2及第三数据线dl3在第一方向d1上依序排列。第一扫描线gl1及第二扫描线gl2在第二方向d2上依序排列。第一像素px1的像素电极e、第二像素px2的像素电极e、第三像素px3的像素电极e及第四像素px4的像素电极e在第一方向d1上依序排列。第一像素px1的主动元件t电性连接至第二数据线dl2及第二扫描线gl2。第二像素px2的主动元件t电性连接至第一数据线dl1及第一扫描线gl1。第三像素px3的主动元件t电性连接至第二数据线dl2及第一扫描线gl1。第四像素px4的主动元件t电性连接至第三数据线dl3及第二扫描线gl2。

在本实施例中,第一像素组gp1的多个像素px可以是位于第一中心轴x1的第一侧s1的一个重复结构rs2的第一像素px1及第三像素px3,且第二像素组gp2的多个像素px可以是位于第一中心轴x1的第二侧s2的一个重复结构rs2的第一像素px1及第三像素px3,但本发明不以此为限。

图5为本发明第三实施例的像素阵列基板100b的局部r的放大示意图。图5的像素阵列基板100b的局部r对应图1的显示面板10的局部r。

图5的像素阵列基板100b与图1的像素阵列基板100类似,两者的差异在于:图5的像素阵列基板100b的重复结构rs3与图1的像素阵列基板100的重复结构rs1不同。

请参照图5,具体而言,在本实施例中,多个像素px、多条扫描线gl及多个数据线dl包括多个重复结构rs3。每一重复结构rs3包括第一扫描线gl1、第二扫描线gl2、第一数据线dl1、第二数据线dl2、第三数据线dl3、第四数据线dl4、第一像素px1、第二像素px2、第三像素px3、第四像素px4、第五像素px5及第六像素px6。第一数据线dl1、第二数据线dl2、第三数据线dl3及第四数据线dl4在第一方向d1上依序排列。第一扫描线gl1及第二扫描线gl2在第二方向d2上依序排列。第一像素px1的像素电极e、第二像素px2的像素电极e、第三像素px3的像素电极e、第四像素px4的像素电极e、第五像素px5的像素电极e及第六像素px6的像素电极e在第一方向d1上依序排列。第一像素px1的主动元件t电性连接至第二数据线dl2及第二扫描线gl2。第二像素px2的主动元件t电性连接至第一数据线dl1及第一扫描线gl1。第三像素px3的主动元件t电性连接至第二数据线dl2及第一扫描线gl1。第四像素px4的主动元件t电性连接至第三数据线dl3及第二扫描线gl2。第五像素px5的主动元件t电性连接至第三数据线dl3及第一扫描线gl1。第六像素px6的主动元件t电性连接至第四数据线dl4及第二扫描线gl2。

在本实施例中,第一像素组gp1的多个像素px可以是位于第一中心轴x1的第一侧s1的一个重复结构rs3的第一像素px1及第三像素px3(或者是,第四像素px4及第五像素px5),且第二像素组gp2的多个像素px可以是位于第一中心轴x1的第二侧s2的一个重复结构rs3的第一像素px1及第三像素px3(或者是,第四像素px4及第五像素px5),但本发明不以此为限。

图6为本发明第四实施例的像素阵列基板100c的局部r的放大示意图。图6的像素阵列基板100c的局部r对应图1的显示面板10的局部r。

图6的像素阵列基板100c与图1的像素阵列基板100类似,两者的差异在于:图6的像素阵列基板100c的重复结构rs4与图1的像素阵列基板100的重复结构rs1不同。

请参照图6,具体而言,在本实施例中,多个像素px、多条扫描线gl及多个数据线dl包括多个重复结构rs4。每一重复结构rs4包括第一扫描线gl1、第二扫描线gl2、第一数据线dl1、第二数据线dl2、第三数据线dl3及第四数据线dl4、第一像素px1、第二像素px2、第三像素px3、第四像素px4、第五像素px5及第六像素px6。第一数据线dl1、第二数据线dl2、第三数据线dl3及第四数据线dl4在第一方向d1上依序排列。第一扫描线gl1及第二扫描线gl2在第二方向d2上依序排列。第一像素px1的像素电极e、第二像素px2的像素电极e、第三像素px3的像素电极e、第四像素px4的像素电极e、第五像素px5的像素电极e及第六像素px6的像素电极e在第一方向d1上依序排列。第一像素px1的主动元件t电性连接至第二数据线dl2及第二扫描线gl2。第二像素px2的主动元件t电性连接至第二数据线dl2及第一扫描线gl1。第三像素px3的主动元件t电性连接至第三数据线dl3及第一扫描线gl1。第四像素px4的主动元件t电性连接至第三数据线dl3及第二扫描线gl2。第五像素px5的主动元件t电性连接至第四数据线dl4及第一扫描线gl1。第六像素px6的主动元件t电性连接至第四数据线dl4及第二扫描线gl2。

在本实施例中,第一像素组gp1的多个像素px可以是位于第一中心轴x1的第一侧s1的一个重复结构rs4的第一像素px1及第二像素px2(或者是,第三像素px3及第四像素px4;或者是,第五像素px5及第六像素px6),且第二像素组gp2的多个像素px可以是位于第一中心轴x1的第二侧s2的一个重复结构rs4的第一像素px1及第二像素px2(或者是,第三像素px3及第四像素px4;或者是,第五像素px5及第六像素px6),但本发明不以此为限。

第二至第四实施例的像素阵列基板100a~100c具有与第一实施例的像素阵列基板100类似的技术效果及优点,于此便不再重述。

须说明的是,前述的透视窗110a是以贯孔为示例,但本发明并不限制透视窗110a一定是贯孔。

图7为本发明另一实施例的显示面板10’的剖面示意图。在图7的实施例中,透视窗110a也可以是基板110的一个透光材料部112,且透光材料部112上未设置像素阵列基板100的任何挡光图案。像素阵列基板100的透光材料部112与对向基板120之间可选择性地设有显示介质150,但本发明不以此为限。

以基板110的透光材料部112所形成的透视窗110a可用以取代前述任一实施例的像素阵列基板100、100a、100b或100c的为贯孔的透视窗110a,以此方式形成的各种像素阵列基板也在本发明所欲保护的范围内。

虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的构思和范围内,当可作些许的变动与润饰,故本发明的保护范围当视权利要求所界定者为准。

技术特征:

1.一种像素阵列基板,包括:

一基板,具有一透视窗、一线路区及一主动区,其中该线路区位于该透视窗的周围,而该线路区位于该主动区与该透视窗之间;

多个像素,设置于该主动区,其中所述多个像素的每一个包括一主动元件和电性连接至该主动元件的一像素电极;

多条扫描线,电性连接至所述多个像素;以及

多条数据线,电性连接至所述多个像素,其中所述多条数据线的每一条具有一非直线部,该非直线部设置于该线路区;

所述多条数据线的多个非直线部在一第一方向上排列,而该透视窗具有在该第一方向上延伸的一第一中心轴;

所述多个像素包括一第一像素组及一第二像素组,分别设置于该第一中心轴的一第一侧及一该第一中心轴的一第二侧;

该第一像素组的多个像素的多个主动元件分别电性连接至位于该第一中心轴的该第一侧的所述多条扫描线,

该第二像素组的多个像素的多个主动元件分别电性连接至位于该第一中心轴的该第二侧的所述多条扫描线,

且该第一像素组的所述多个像素的所述多个主动元件与该第二像素组的所述多个像素的所述多个主动元件电性连接至所述多条数据线的同一该数据线的该非直线部。

2.如权利要求1所述的像素阵列基板,其中所述多个像素、所述多条扫描线及所述多条数据线包括多个重复结构,所述多个重复结构的每一个包括所述多条扫描线的两条扫描线、所述多条数据线的一数据线以及分别位于该数据线的不同两侧的所述多个像素的多个像素,所述多个重复结构的该每一个的所述多个像素的多个主动元件电性连接至该数据线,且所述多个重复结构的该每一个的所述多个像素的多个主动元件分别电性连接至该两条扫描线。

3.如权利要求1所述的像素阵列基板,其中所述多个像素、所述多条扫描线及所述多条数据线包括多个重复结构,所述多个重复结构的每一个包括所述多条扫描线的一第一扫描线及一第二扫描线、所述多条数据线的一第一数据线、一第二数据线及一第三数据线、一第一像素、一第二像素、一第三像素和一第四像素,该第一数据线、该第二数据线及该第三数据线在该第一方向上依序排列,该第一扫描线及该第二扫描线在一第二方向上依序排列,该第一方向与该第二方向交错;该第一像素的该像素电极、该第二像素的该像素电极、该第三像素的该像素电极及该第四像素的该像素电极在该第一方向上依序排列;该第一像素的该主动元件电性连接至该第二数据线及该第二扫描线,该第二像素的该主动元件电性连接至该第一数据线及该第一扫描线,该第三像素的该主动元件电性连接至该第二数据线及该第一扫描线,且该第四像素的该主动元件电性连接至该第三数据线及该第二扫描线。

4.如权利要求1所述的像素阵列基板,其中所述多个像素、所述多条扫描线及所述多条数据线包括多个重复结构,所述多个重复结构的每一个包括所述多条扫描线的一第一扫描线及一第二扫描线、所述多条数据线的一第一数据线、一第二数据线、一第三数据线及一第四数据线、一第一像素、一第二像素、一第三像素、一第四像素、一第五像素及一第六像素,该第一数据线、该第二数据线、该第三数据线及该第四数据线在该第一方向上依序排列,该第一扫描线及该第二扫描线在一第二方向上依序排列,该第一方向与该第二方向交错;该第一像素的该像素电极、该第二像素的该像素电极、该第三像素的该像素电极、该第四像素的该像素电极、该第五像素的该像素电极及该第六像素的该像素电极在该第一方向上依序排列;该第一像素的该主动元件电性连接至该第二数据线及该第二扫描线,该第二像素的该主动元件电性连接至该第一数据线及该第一扫描线,该第三像素的该主动元件电性连接至该第二数据线及该第一扫描线,该第四像素的该主动元件电性连接至该第三数据线及该第二扫描线,该第五像素的该主动元件电性连接至该第三数据线及该第一扫描线,且该第六像素的该主动元件电性连接至该第四数据线及该第二扫描线。

5.如权利要求1所述的像素阵列基板,其中所述多个像素、所述多条扫描线及所述多条数据线包括多个重复结构,所述多个重复结构的每一个包括所述多条扫描线的一第一扫描线及一第二扫描线、所述多条数据线的一第一数据线、一第二数据线、一第三数据线及一第四数据线、一第一像素、一第二像素、一第三像素、一第四像素、一第五像素及一第六像素,该第一数据线、该第二数据线、该第三数据线及该第四数据线在该第一方向上依序排列,该第一扫描线及该第二扫描线在一第二方向上依序排列,该第一方向与该第二方向交错;该第一像素的该像素电极、该第二像素的该像素电极、该第三像素的该像素电极、该第四像素的该像素电极、该第五像素的该像素电极及该第六像素的该像素电极在该第一方向上依序排列;该第一像素的该主动元件电性连接至该第二数据线及该第二扫描线,该第二像素的该主动元件电性连接至该第二数据线及该第一扫描线,该第三像素的该主动元件电性连接至该第三数据线及该第一扫描线,该第四像素的该主动元件电性连接至该第三数据线及该第二扫描线,该第五像素的该主动元件电性连接至该第四数据线及该第一扫描线,且该第六像素的该主动元件电性连接至该第四数据线及该第二扫描线。

6.如权利要求1所述的像素阵列基板,其中该透视窗具有一第二中心轴,该第一中心轴与该第二中心轴垂直,而所述多条数据线的多个非直线部对该第二中心轴呈对称分布。

7.如权利要求1所述的像素阵列基板,其中该透视窗为该基板的一贯孔。

8.如权利要求1所述的像素阵列基板,其中该透视窗为该基板的一透光材料部。

技术总结

一种像素阵列基板,包括基板、多个像素、多条扫描线及多条数据线。基板具有透视窗、线路区及主动区。每一数据线具有非直线部,设置于线路区。多个像素包括第一像素组及第二像素组,分别设置于透视窗的第一中心轴的第一侧及第二侧。第一像素组的多个像素的多个主动元件电性连接至位于第一侧的多条扫描线。第二像素组的多个像素的多个主动元件电性连接至位于第二侧的多条扫描线。第一像素组的多个像素的多个主动元件与第二像素组的多个像素的多个主动元件电性连接至同一数据线的非直线部。

技术研发人员:张翔睿;丘兆仟

受保护的技术使用者:友达光电股份有限公司

技术研发日:.11.20

技术公布日:.02.21

本内容不代表本网观点和政治立场,如有侵犯你的权益请联系我们处理。
网友评论
网友评论仅供其表达个人看法,并不表明网站立场。